IC設計導入先進製程比例拚45%

記者陳柏翰∕台北報導

針對中國大陸全力發展十四奈米晶片成熟製程,對台灣中小型IC設計業者形成壓力,經濟部祭出三大策略,包括晶創計畫、類似團購模式取得電子設計自動化(EDA)優惠價以及人才培育,藉此降低台廠導入先進製程成本,經濟部設定今年IC設計使用先進製程目標比例為四十五%。

美中貿易戰爆發至今,美國限制中國取得半導體先進製程研發工具和紫外光(EUV)機台,迫使中國大陸全力發展本土晶片產業。總統賴清德也多次在公開場合強調,留意半導體面臨中國大陸低價傾銷威脅,台灣也須與民主夥伴共同建立可信賴的非紅供應鏈。

台灣IC設計業者約二百多家,除聯發科等公司規模較大,中小和新創IC設計業者比例占高達八成,而先進製程使用的EDA(電子設計自動化)工具在IC設計占有不可或缺角色,但價格不菲,許多中小型業者欠缺議價能力。

經濟部官員表示,除透過晶創計畫IC設計補助案,協助業者開發十四、七奈米以下利基型晶片,由於成熟製程和先進製程使用的工具和心態(mindset)也不同。因此,針對IC設計、製程和封測等開設培訓課程,希望培育更多的半導體先進製程人才。

官員表示,透過法人單位向國際EDA巨頭新思科技、益華電腦等洽談,透過類似團購模式取得優惠價格,再提供給IC設計業者,協助降低先進製程的研發成本,通常可協助採購授權價格為市價五至八折,措施去年上路至今,共二十九家IC設計業者受惠。